ÜBER

Ich arbeite derzeit als Research Scientist bei Intel Labs und forsche hierbei an Sicherheitsmaßnahmen zur Vermeidung von Seitenkanalattacken. Zuvor habe ich als wissenschaftlicher Mitarbeiter an der Technischen Universität Graz gearbeitet. Nach Abschluss des Masterstudiums der Telematik an der TU Graz mit Auszeichnung im Jahr 2013 begann ich als Doktoratsstudent am IAIK der TU Graz, um die Sicherheit von eingebetteten Systemen zu erforschen. Ich habe mein Doktorat 2018 mit Auszeichnung (sub auspiciis praesidentis) mit meiner Dissertation "Side-Channel Resistance and Pairing-based Cryptography for the Internet of Things" abgeschlossen.

PUBLIKATIONEN

[18] Mario Werner, Thomas Unterluggauer, Lukas Giner, Michael Schwarz, Daniel Gruss, Stefan Mangard; ScatterCache: Thwarting Cache Attacks via Cache Set Randomization; USENIX Security 2019.
[17] Mario Werner, Robert Schilling, Thomas Unterluggauer Stefan Mangard; Protecting RISC-V Processors against Physical Attacks; DATE 2019.
[16] Thomas Unterluggauer, Mario Werner, Stefan Mangard; MEAS: Memory Encryption and Authentication Secure Against Side-Channel Attacks Using Unprotected Primitives; Journal of Cryptographic Engineering (2018).
[15] Mario Werner, Thomas Unterluggauer, David Schaffenrath, Stefan Mangard; Sponge-Based Control-Flow Protection for IoT Devices; EuroS&P 2018.
[14] Robert Schilling, Thomas Unterluggauer, Stefan Mangard, Frank Gürkaynak, Michael Muehlberghuber, Luca Benini; High Speed ASIC Implementations of Leakage-Resilient Cryptography; DATE 2018.
[13] Thomas Unterluggauer, Thomas Korak, Stefan Mangard, Robert Schilling, Luca Benini, Frank Gürkaynak, Michael Muehlberghuber; Leakage Bounds for Gaussian Side Channels; CARDIS 2017.
[12] Mario Werner, Thomas Unterluggauer, Stefan Mangard; Transparent Memory Encryption and Authentication; FPL 2017.
[11] Thomas Unterluggauer, Mario Werner, Stefan Mangard; Securing Memory Encryption and Authentication Against Side-Channel Attacks Using Unprotected Primitives; ASIACCS 2017.
[10] Christoph Dobraunig, Maria Eichlseder, Stefan Mangard, Florian Mendel, Thomas Unterluggauer; ISAP-Towards Side-Channel Secure Authenticated Encryption; ToSC / FSE 2017.
[9] Thomas Unterluggauer, Mario Werner, Stefan Mangard; Side-Channel Plaintext-Recovery Attacks on Leakage-Resilient Encryption; DATE 2017.
[8] Daniel Slamanig, Raphael Spreitzer, Thomas Unterluggauer; Group Signatures with Linking-Based Revocation: A Pragmatic Approach for Efficient Revocation Checks; Mycrypt 2016.
[7] Hannes Gross, Manuel Jelinek, Stefan Mangard, Thomas Unterluggauer, Mario Werner; Concealing Secrets in Embedded Processors Designs; CARDIS 2016.
[6] Thomas Unterluggauer, Stefan Mangard; Exploiting the Physical Disparity: Side-Channel Attacks on Memory Encryption; COSADE 2016.
[5] Robert Schilling, Manuel Jelinek, Markus Ortoff, Thomas Unterluggauer; A low-area ASIC implementation of AEGIS128 - A fast authenticated encryption algorithm; Austrochip 2014.
[4] Thomas Unterluggauer, Erich Wenger; Practical Attack on Bilinear Pairings to Disclose the Secrets of Embedded Devices; ARES 2014.
[3] Thomas Unterluggauer, Erich Wenger; Efficient Pairings and ECC for Embedded Systems; CHES 2014.
[2] Daniel Slamanig, Raphael Spreitzer, Thomas Unterluggauer:; Adding Controllable Linkability to Pairing-Based Group Signatures for Free; ISC 2014.
[1] Erich Wenger, Thomas Unterluggauer, Mario Werner; 8/16/32 Shades of Elliptic Curve Cryptography on Embedded Processors; INDOCRYPT 2013.

ERFAHRUNG

Von 03/2019 bis heute
Research Scientist
2111 NE 25th Ave, Hillsboro, OR 97124, USA.
Von 11/2013 bis 12/2018
Universitätsassistent
Inffeldgasse 16a, 8010 Graz, Österreich.
Von 10/2009 bis 10/2013
Softwareentwickler und Softwaretester
Sankt-Peter-Gürtel 10b, 8042 Graz, Österreich.
Von 04/2008 bis 06/2008
Softwareentwickler
Lakeside B01, Eingang 01A, 2. Stock, 9020 Klagenfurt, Österreich.
Von 08/2007 bis 09/2007 sowie von 07/2006 bis 08/2006
Praktikum als Softwareentwickler (Bereich: Geoinformation)
Europastraße 4, 9524 Villach/St. Magdalen, Österreich.

AUSBILDUNG

Von 03/2014 bis 01/2018
Doktoratsstudium
Dissertationsthema: Side-Channel Resistance and Pairing-based Cryptography for the Internet of Things.
Rechbauerstrasse 12, 8010 Graz, Österreich.
Von 11/2011 bis 11/2013
Master Studium Telematik
Spezialisierung: IT Security und System-On-Chip Design.
Rechbauerstrasse 12, 8010 Graz, Österreich.
Von 10/2008 bis 11/2011
Bachelor Studium Telematik
Rechbauerstrasse 12, 8010 Graz, Österreich.
Von 09/2002 bis 06/2007
Reife- und Diplomprüfungszeugnis
Spezialisierung: Elektronische Datenverarbeitung und Organisation
Tschinowitscher Weg 5, 9500 Villach, Österreich.

SPRACHEN

  • Deutsch Muttersprache
  • Englisch Flüssig